MARC 보기
LDR00616namk 00169 k 4500
001000000042420
00520061215133403
008061215s1990 kn 000a kor
049 ▼l EM00026009 ▼f 학논
056 ▼a 569.8
090 ▼a 569.8 ▼b 윤19ㄷ
1001 ▼a 尹基平
24510 ▼a 다출력 PLA minimizer (C-PLAMIN)를 이용한 PLD 회로 설계에 관한 연구= ▼x A Study on PLD Circuit Design using Multi-level PLA Minimizer(C-PLAMIN)/ ▼d 尹基平.
260 ▼a 청주: ▼b 淸州大學校 産業經營大學院, ▼c 1990.
300 ▼a 66p; ▼c 26cm.
5020 ▼a 학위논문(석사) ▼b 淸州大學校 産業經營大學院: ▼c 電子工學科 回路 및 시스템 專攻, ▼d 1990
9500 ▼a 기증